Contribution au test des circuits mixtes : modélisation et simulation de fautes / par Pascal Caunègre ; sous la direction de Francis Chauvet

Date :

Editeur / Publisher : [Lieu de publication inconnu] : [s.n] , [1996]

Type : Livre / Book

Type : Thèse / Thesis

Langue / Language : français / French

Semiconducteurs -- Défauts

Essais (technologie)

Circuits intégrés numériques -- Fiabilité

Chauvet, Francis (Directeur de thèse / thesis advisor)

Institut national des sciences appliquées (Toulouse ; 1961-....) (Organisme de soutenance / degree-grantor)

Relation : Contribution au test des circuits mixtes : modélisation et simulation de fautes / par Pascal Caunègre ; sous la direction de Francis Chauvet / [S.l] : [s.n] , [1996]

Résumé / Abstract : Les recherches presentes dans cette these contribuent au test des circuits analogiques ou mixtes par l'etude des modeles de fautes et par la realisation d'outils de simulation de fautes. Les defauts physiques survenant lors de la fabrication des circuits sont inventories. Differents modeles et techniques d'injection de fautes permettant de simuler ces defauts dans les circuits analogiques sont envisages et evalues a l'aide de circuits a base de transistors mos ou bipolaires. L'effet ces defauts sur une cellule logique est analyse et l'adequation de modeles de fautes logiques existants est etudiee. De nouveaux modeles sont introduits et la construction d'un catalogue de modeles de fautes est proposee. Les court-circuits intervenant entre les signaux issus de deux cellules logiques sont traites par une methode faisant intervenir un simulateur mixte et des modeles comportementaux de cellule logiques. Cette etude est egalement etendue aux court-circuits dans les circuits mixtes. Des modeles comportementaux de systemes de test analogique sont realises et permettent de concevoir un banc de test virtuel aidant a l'ecriture des vecteurs de test. Des outils de simulation de fautes pour circuits analogiques ou mixtes sont developpes permettant de mesurer le taux de couverture de fautes du test et de selectionner les vecteurs de test. L'analyse de la sensibilite des mesures aux parametres du circuit est aussi mise a profit pour calculer le taux de couverture des fautes parametriques pour des circuits lineaires